01345nam a2200301 c 4500001001300000005001500013007000300028008004100031040001100072041001300083052003200096245021000128300002200338545005800360545005800418545006100476545005800537653012600595700004500721700001400766700001400780700003600794773013900830900001800969900001700987900002101004900001801025KSI00085066020110715110340ta110419s1998 ulk 000 kor  a0110010 akorbeng01a569.05b대483ㄱㄱc35(1)00aDCG에 의한 高速竝列多値論理回路設計에 관한 硏究 =x(A)study on the highly parallel multiple-valued logic circuit design using by the DCG /d卞基寧,e崔在碩,e朴春明,e金興壽 ap. 20-29 ;c26 cm a변기녕, 정회원, 인하대학교 전자공학과 a최재석, 정회원, 인하대학교 전자공학과 a박춘명, 정회원, 충주대학교 컴퓨터공학과 a김흥수, 정회원, 인하대학교 전자공학과 a고속병렬다치논리회로a회로설계 알고리즘a연산속도aDCGaDirected cyclic graphaNakajima's algorithm1 a변기녕,g卞基寧0KAC2020538364aut1 a최재석1 a박춘명1 a김흥수,d1971-0KAC2018548180 t電子工學會論文誌. C.d大韓電子工學會.g제35권 6호(1998년 6월), p. 20-29q35:6<20w(011001)KSE199700887,x1226-585310aByun, Ginoung10aChoi, Jaisok10aPark, Chunmyoung10aKim, Heungsoo