00928nam a2200193 c 4500001001300000005001500013008004100028040001100069041001300080052002900093245017700122300002300299545006000322653008900382700005300471773016900524856002000693900002100713KSI00033882520040920163951040906s1999 tgk 000 kor  a0110010 akorbeng01a530.05b계265ㄴc22(1)00a10 bit의 정밀도를 갖는 이단 A/D 변환기의 코어스 변환기 설계=xDesign of coarse converter for two-stage A/D converter with 10 bit resolution/d蔡勇雄 ap. 179-184;c26 cm a채용웅, 계명대학교 공과대학 전자공학과 a10bita정밀도aA/D변환기a코어스 변환기aCoarse converteraA/D converter1 a채용웅,g蔡勇雄,d1958-0KAC2012067214aut0 t論文報告集-啓明大學校 産業技術硏究所.d啓明大學校 産業技術硏究所.g22집 1호(1999년 6월), p. 179-184q22:1<179w(011001)KSE19950487340u2027352aKd00210aChai, Yong Yoong