01365nam a2200289 c 4500001001300000005001500013008004100028040001100069041001300080052002800093245019900121300003200320545006500352545006500417545006500482545006500547653011800612700001900730700001400749700004800763700004800811773014000859900001700999900002001016900001901036900002001055KSI00015683120040212183857031215s1994 ulka 000 kor  a0110010 akorbeng01a569.05b대483c31(1.5)00a완전 비트 순차 구조에 근거한 2차원 DCT/IDCT VLSI 구현=xImplementation of 2-D DCT/IDCT VLSI based on fully bit-serial architecture/d林鎬根,e柳根壯,e權用武,e金炯坤 ap. 188-198:b삽도;c26 cm a임호근, 한국과학기술연구원 정보전자연구부 a류근장, 한국과학기술연구원 정보전자연구부 a권용무, 한국과학기술연구원 정보전자연구부 a김형곤, 한국과학기술연구원 정보전자연구부 a완전a비트a순차구조a2차원aDCT/IDCT VLSIaBit-SerialaImplementationa2-DabasedaFullyaArchitecture1 a임호근4aut1 a류근장1 a권용무,g權用武,d1957-0KAC2018470371 a김형곤,g金炯坤,d1952-0KAC2018452530 t電子工學會論文誌. A.d大韓電子工學會.g31卷 6號(1994년 6월), p. 188- 198q31:6<188w(011001)KSE199508730,x1016-135X10aLim, Ho Geum10aRyoo, Keun Jang10aKwon, Yong Moo10aKim, Hyoung Gon